DatasheetQ Logo
Electronic component search and free download site. Transistors,MosFET ,Diode,Integrated circuits

AD6634PCB Просмотр технического описания (PDF) - Analog Devices

Номер в каталоге
Компоненты Описание
производитель
AD6634PCB Datasheet PDF : 52 Pages
1 2 3 4 5 6 7 8 9 10 Next Last
AD6634
TABLE OF CONTENTS (continued)
Memory Map for Output Port Control Registers . . . . . . . . . 45
0x08 Port A Control Register . . . . . . . . . . . . . . . . . . . . . . 45
0x09 Port B Control Register . . . . . . . . . . . . . . . . . . . . . . 45
0x0A AGC A Control Register . . . . . . . . . . . . . . . . . . . . . 45
0x0B AGC A Hold-Off Counter . . . . . . . . . . . . . . . . . . . 45
0x0C AGC A Desired Level . . . . . . . . . . . . . . . . . . . . . . . 45
0x0D AGC A Signal Gain . . . . . . . . . . . . . . . . . . . . . . . . 45
0x0E AGC A Loop Gain . . . . . . . . . . . . . . . . . . . . . . . . . 45
0x0F AGC A Pole Location . . . . . . . . . . . . . . . . . . . . . . . 45
0x10 AGC A Average Samples . . . . . . . . . . . . . . . . . . . . . 45
0x11 AGC A Update Decimation . . . . . . . . . . . . . . . . . . 46
0x12 AGC B Control Register . . . . . . . . . . . . . . . . . . . . . 46
0x13 AGC B Hold-Off Counter . . . . . . . . . . . . . . . . . . . . 46
0x14 AGC B Desired Level . . . . . . . . . . . . . . . . . . . . . . . 46
0x15 AGC B Signal Gain . . . . . . . . . . . . . . . . . . . . . . . . . 46
0x16 AGC B Loop Gain . . . . . . . . . . . . . . . . . . . . . . . . . 46
0x17 AGC B Pole Location . . . . . . . . . . . . . . . . . . . . . . . 46
0x18 AGC B Average Samples . . . . . . . . . . . . . . . . . . . . . 46
0x19 AGC B Update Decimation . . . . . . . . . . . . . . . . . . 46
0x1A Parallel Port Control A . . . . . . . . . . . . . . . . . . . . . . 46
0x1B Link Port Control A . . . . . . . . . . . . . . . . . . . . . . . . 47
0x1C Parallel Port Control B . . . . . . . . . . . . . . . . . . . . . . 47
0x1D Link Port Control B . . . . . . . . . . . . . . . . . . . . . . . . 47
0x1E Port Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . 47
MICROPORT CONTROL . . . . . . . . . . . . . . . . . . . . . . . . 48
External Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Access Control Register (ACR) . . . . . . . . . . . . . . . . . . . . 48
Microport Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Channel Address Register (CAR) . . . . . . . . . . . . . . . . . . . 49
SOFT_SYNC Control Register . . . . . . . . . . . . . . . . . . . . 49
PIN_SYNC Control Register . . . . . . . . . . . . . . . . . . . . . . 49
SLEEP Control Register . . . . . . . . . . . . . . . . . . . . . . . . . 49
Data Address Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 49
Write Sequencing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Read Sequencing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Read/Write Chaining . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Intel Nonmultiplexed Mode (INM) . . . . . . . . . . . . . . . . . 50
Motorola Nonmultiplexed Mode (MNM) . . . . . . . . . . . . 50
SERIAL PORT CONTROL . . . . . . . . . . . . . . . . . . . . . . . . 50
Serial Port Timing Specifications . . . . . . . . . . . . . . . . . . . 50
SDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
SCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
JTAG BOUNDARY SCAN . . . . . . . . . . . . . . . . . . . . . . . . 51
INTERNAL WRITE ACCESS . . . . . . . . . . . . . . . . . . . . . . 51
Write Pseudocode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
INTERNAL READ ACCESS . . . . . . . . . . . . . . . . . . . . . . . 52
Read Pseudocode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
OUTLINE DIMENSIONS . . . . . . . . . . . . . . . . . . . . . . . . . 52
REV. 0
–3–

Share Link: 

datasheetq.com  [ Privacy Policy ]Request Datasheet ] [ Contact Us ]