µPD16633B
Figure 2-1. Relationship Between Input Data and Output Voltage: VDD2 > V0 > V1 > V2 > V3 > V4 > V5
V0
r0
r1
r2
r3
r4
r5
r6
r7
V1
r8
r9
r30
r31
V2
r32
r33
r54
r55
V3
r56
r57
r58
r59
r60
r61
r62
V4
r4-5
V5
V0’
V1’
V2’
V3’
V4’
V5’
V6’
V7’
V8’
V9’
V31’
V32’
V33’
V55’
V56’
V57’
V58’
V59’
V60’
V61’
V62’
V63’
9 kΩ
V63”
Data
DX5 DX4 DX3 DX2 DX1 DX0
00H
000000
V0’
01H
000001
V1’
02H
000010
V2’
03H
000011
V3’
04H
000100
V4’
05H
000101
V5’
06H
000110
V6’
07H
000111
V7’
08H
001000
V8’
09H
001001
V9’
0AH
001010
V10’
0BH
001011
V11’
0CH
001100
V12’
0DH
001101
V13’
0EH
001110
V14’
0FH
001111
V15’
10H
010000
V16’
11H
010001
V17’
12H
010010
V18’
13H
010011
V19’
14H
010100
V20’
15H
010101
V21’
16H
010110
V22’
17H
010111
V23’
18H
011000
V24’
19H
011001
V25’
1AH
011010
V26’
1BH
011011
V27’
1CH
011100
V28’
1DH
011101
V29’
1EH
011110
V30’
1FH
011111
V31’
20H
100000
V32’
21H
100001
V33’
22H
100010
V34’
23H
100011
V35’
24H
100100
V36’
25H
100101
V37’
26H
100110
V38’
27H
100111
V39’
28H
101000
V40’
29H
101001
V41’
2AH
101010
V42’
2BH
101011
V43’
2CH
101100
V44’
2DH
101101
V45’
2EH
101110
V46’
2FH
101111
V47’
30H
110000
V48’
31H
110001
V49’
32H
110010
V50’
33H
110011
V51’
34H
110100
V52’
35H
110101
V53’
36H
110110
V54’
37H
110111
V55’
38H
111000
V56’
39H
111001
V57’
3AH
111010
V58’
3BH
111011
V59’
3CH
111100
V60’
3DH
111101
V61’
3EH
111110
V62’
3FH
111111
V63’
Output Voltage
V0
V1 + (V0 – V1) × 4500/5300
V1 + (V0 – V1) × 3700/5300
V1 + (V0 – V1) × 2900/5300
V1 + (V0 – V1) × 2200/5300
V1 + (V0 – V1) × 1500/5300
V1 + (V0 – V1) × 900/5300
V1 + (V0 – V1) × 400/5300
V1
V2 + (V1 – V2) × 3600/4000
V2 + (V1 – V2) × 3300/4000
V2 + (V1 – V2) × 3000/4000
V2 + (V1 – V2) × 2700/4000
V2 + (V1 – V2) × 2400/4000
V2 + (V1 – V2) × 2200/4000
V2 + (V1 – V2) × 2000/4000
V2 + (V1 – V2) × 1800/4000
V2 + (V1 – V2) × 1600/4000
V2 + (V1 – V2) × 1400/4000
V2 + (V1 – V2) × 1300/4000
V2 + (V1 – V2) × 1200/4000
V2 + (V1 – V2) × 1100/4000
V2 + (V1 – V2) × 1000/4000
V2 + (V1 – V2) × 900/4000
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
V2 + (V1 – V2) ×
800/4000
700/4000
600/4000
500/4000
400/4000
300/4000
200/4000
100/4000
V2
V3 + (V2 – V3) × 2600/2700
V3 + (V2 – V3) × 2500/2700
V3 + (V2 – V3) × 2400/2700
V3 + (V2 – V3) × 2300/2700
V3 + (V2 – V3) × 2200/2700
V3 + (V2 – V3) × 2100/2700
V3 + (V2 – V3) × 2000/2700
V3 + (V2 – V3) × 1900/2700
V3 + (V2 – V3) × 1800/2700
V3 + (V2 – V3) × 1700/2700
V3 + (V2 – V3) × 1600/2700
V3 + (V2 – V3) × 1500/2700
V3 + (V2 – V3) × 1400/2700
V3 + (V2 – V3) × 1300/2700
V3 + (V2 – V3) × 1200/2700
V3 + (V2 – V3) × 1100/2700
V3 + (V2 – V3) × 1000/2700
V3 + (V2 – V3) × 900/2700
V3 + (V2 – V3) × 800/2700
V3 + (V2 – V3) × 700/2700
V3 + (V2 – V3) × 600/2700
V3 + (V2 – V3) × 400/2700
V3 + (V2 – V3) × 200/2700
V3
V4 + (V3 – V4) × 2300/2500
V4 + (V3 – V4) × 2100/2500
V4 + (V3 – V4) × 1800/2500
V4 + (V3 – V4) × 1500/2500
V4 + (V3 – V4) × 1200/2500
V4 + (V3 – V4) × 800/2500
V4
Caution Between V4 and V5 terminal is connected by using the resistor (9 kΩ) in the chip.
7