ASAHI KASEI
[AK8432]
(注 1) フルスケール−2dB のステップ信号を入力したときに ADC 出力が±1LSB 以内にセトリングするま
での時間。
(注 2) 無入力時の ADC 出力コードばらつきのσとして定義。
(注 3) 無入力時、オフセット DAC 設定 A0h(入力換算で−50mV に相当)と 60h(入力換算で 50mV に相
当)の間に ADC 出力コードが 000h から 001h に変化するオフセット DAC 設定値があるという定義。
オフセット調整 DAC のレンジはこの内部オフセットの調整にも使われるため、入力に対する調整レ
ンジは内部オフセット分だけ減少します。
(注 4) ADCK=40MHz、A/D 変換レートモード、6CH、CDS モード、被測定チャネルの PGA ゲイン
=max.、他のチャネルの PGA ゲイン=min.。被測定チャネルの入力を固定し、他のチャネルにフル
スケール−1dB のステップ信号を入力したときに被測定チャネルの出力コードがどれだけ振れるかと
いう定義。
(注 5) ADCK=10MHz、A/D 変換レートモード、全チャネル PGA ゲイン=min。被測定チャネルの入力を
固定し、他のチャネルにフルスケール−1dB のステップ信号を入力した時に被測定チャネルの出力
コードがどれだけ振れるかという定義。
<MS0282-J-01>
8
2004/09